求助SRIO中DIRECT I/O的问题
通过RX 接收到的包存在shared buffer中 然后通过VBSUM操做用DMA方式将包写入MEMORY,想求教这时候DMA是怎么配置的我看文档好像DIRECT I/O是直接写LSU寄存器完成数据传输,但包中的原址和目的地址...
通过RX 接收到的包存在shared buffer中 然后通过VBSUM操做用DMA方式将包写入MEMORY,想求教这时候DMA是怎么配置的我看文档好像DIRECT I/O是直接写LSU寄存器完成数据传输,但包中的原址和目的地址...
手上有两块C6670L开发板和一块BOC连接板,按照KeyStone 1 SRIO Self Test Kit测试说明文档的要求先第一块DSP板的0核和第二块板子的1核加载测试程序,并把并把STIO_Test.C文件中的测试模式选择改为了S...
本人使用virtex 5 与dsp c6678 srio通信,fpga是从模式,一直使用的1x。现在调试4x的时候遇到问题,4x会自动变成1x通信,或者:dsp成4x,fpga也训练成4x,但是此时两者通信不了,查原因发现fpga srio...
单板上有两片c6678,通过cps1848交换芯片,DSP端用的论坛提供的keystone_SRIO例程修改,现在已经可以实现DSP0到DSP1的DIO NWRITE操作,测试时,打印出来的completion code = 0,但是数据为...
专家好! 本人最近想提供SRIO实现两块C6678 DSP间的数据环路通信,程序是在TI官方提供的SRIO例程上修改得到的,软件版本号5.3.0,其中遇到了一些问题,望解答! 1、在例程...
当自己的程序发送doorbell的时候,有时完成码是6,意思是 “Retry” DOORBELL response received, or Atomic Test-and-swap was not al...
目前想做的是,c66芯片通过SRIO接口连接FPGA,FPGA有SRIO的IP, 初看SRIO协议,不是很了解,有几个问题,谢谢: 1. 因为交互数据量比较大,考虑用DirectIO的模式,那么FPGA得有双口RAM或者FIFO,...
hello everyone: 我现在用6678做设计,我使用4个core,core0做一些初始化(PLL等),core1用来泡NDK做网络数据传输,core2和core3用来做SRIO数据传输。 NDK使用的是CCS里面自带的hellow...
1、跑TI网站的KeyStone_SRIO例程,当运行SRIO_DIGITAL_LOOPBACK模式时候,一切正常。随后尝试运行SRIO_EXTERNAL_LINE_LOOPBACK。 硬件上: 两块C6670LE开发板通过CI2EVMBO...
请问SRIO是可以工作在全双工模式的。但程序怎么实现,直接同时初始化一个读和写可以吗?程序需要怎样配置,完成之后又分别通过什么判断? user2000895: 使能并配置PLL模块 使能并配置接收模块 使能并配置发送...