CD74ACT244: 上下电过程中除了上电顺序控制外,还有没有其他办法控制芯片的IO输出不出现误动作.
Part Number:CD74ACT244Other Parts Discussed in Thread: AM26LS31, LM3880 CD74ACT244在上下电过程中,由于电平处于不稳定状态,输出端可能会输出信号,导致对外信号误...
Part Number:CD74ACT244Other Parts Discussed in Thread: AM26LS31, LM3880 CD74ACT244在上下电过程中,由于电平处于不稳定状态,输出端可能会输出信号,导致对外信号误...
Part Number:TMUX6121Other Parts Discussed in Thread: TPS22810, LM3880, TMUX6219 您好!我最经在使用TMUX6121设计使能控制上电时序单路。TMUX6121作为...
Part Number:LM3880 LM3880本身用来控制上电顺序,但我是否能用来控制上电RESET的顺序,当检测到系统最后一个二次电源上电成功后,延迟一段时间,产生多个存在延迟的上电RESET信号? Johnsin Tao: HI &...
Other Parts Discussed in Thread:LM3880, LM3881 输出将是高阻抗。LM3880 数据表的图 10 和 LM3881 数据表的图 6 显示了 VCC 之后的 FLAG。 Cherry Zhou: 我...
EN 引脚的运行不受干扰的影响。第一个计时器将在 EN 的上升阈值开始计数,但始终会在 EN 引脚无效(第一个输出 FLAG 释放之前)时复位。请参阅 https://www.ti.com/cn/lit/ds/symlink/lm3880....
Part Number:TMS320C6678Other Parts Discussed in Thread: LM3880 我看TMS320C6678上电顺序是以下这两种 我现在使用的LM3880只有3级上电顺序 能否这样子上电 CVDD...
Part Number:LM3880 To whom it may concern, I am planning to use two of LM3880 to control the power sequence for Xilinx K...
想用3880 控制电源时序,发现被控芯片EN管脚内部被拉高。因此想问一下,如果3880的FLAGs 接到该被控芯片的EN管脚时,3880不使能时是否能控制该内部拉高的EN管脚为低电平 Johnsin Tao: Hi默认状态是这样的,EN启动...
Hi,大家好,我在使用LM3880进行FPGA电源设计的过程中遇到了一个问题,根据数据手册中7.3.1节的说明,我想通过在EN引脚上连接一个电容的方法来实现简单的上电时序控制,其中给出了一个公式用来计算电容所需的参数和对应的引脚延迟,但是这...
LM3880第9页的功能框图里有EEPROM,怎么对这个EEPROM进行写入数据从而实现更加准确的电源时序控制。谢谢 Johnsin Tao: Hi EEPROM是工厂端内部设置好的,我们无法对其数据修...