DAC37J82: DAC37J82输出频点48M处杂散无法减弱
Part Number:DAC37J82 我们调试DAC37J82,现在204B接口连接正常,输出信号中心频点正常,但是两侧48M处杂散很高,无法消除,帮分析一下原因。 信号为72MHz,48M处杂散太大,各种尝试和配置都无法减弱,目前测试...
Part Number:DAC37J82 我们调试DAC37J82,现在204B接口连接正常,输出信号中心频点正常,但是两侧48M处杂散很高,无法消除,帮分析一下原因。 信号为72MHz,48M处杂散太大,各种尝试和配置都无法减弱,目前测试...
Part Number:DAC37J82 你好, 我们在进行开发时,发现在输出5MHz正弦信号时,输出功率大概为2.6dBm,输出50MHz正弦信号时,功率大概为0dBm, 请问问题可能出现在哪里呢? 非常感谢! Amy Luo: 您好, ...
Part Number:DAC37J82Other Parts Discussed in Thread:TSW14J56EVM, 配置如下所示 目前能确定LMK出来的时钟是正确的,在JESD204B TX端能看到CGS序列,以及物理层发出来...
Part Number:DAC37J82 Dears. We need register values that match our setting. The settings for using the DAC37J82 are show...
Part Number:DAC37J82Other Parts Discussed in Thread: DAC38J84 请问DAC37J82在不使用DAC PLL的情况下,寄存器的配置顺序应该怎样呢?有没有推...
参考E2E文章“JESD204B: How to calculate your deterministic latency”计算adc、dac的total latency,计算公式如下: 但是在adc、dac的数据手...