TMDEVM6657时钟配置设定为何? 66.67MHz?100MHz?
在研究BOOTMODE时察觉PLL发现出问题 在Quick Setup Guide中看到的Switch设定如下 SW5[8:1] = 00001000 其中BM_GPIO[13:11]=SW5[6:4] = 001 设定为66....
在研究BOOTMODE时察觉PLL发现出问题 在Quick Setup Guide中看到的Switch设定如下 SW5[8:1] = 00001000 其中BM_GPIO[13:11]=SW5[6:4] = 001 设定为66....
在C6657的用户手册及MCSDK的例程中,PLL的寄存器SECCTL(PLL Secondary Control Resister)的有效字段都为bypass(bit:23)和output_divide(bit:22–19),...