AFE0064设计控制
方案目前采用AFE0064和ADS8363加fpga结构,详问如何进行控制? 目前是用一块板有2个的AFE0064芯片,分高能与低能。十几块板与1个ADS8363连接;由fpga统一控制。问VDD是3.3V吗?VT-A(56脚),VT-B(...
方案目前采用AFE0064和ADS8363加fpga结构,详问如何进行控制? 目前是用一块板有2个的AFE0064芯片,分高能与低能。十几块板与1个ADS8363连接;由fpga统一控制。问VDD是3.3V吗?VT-A(56脚),VT-B(...
官网是否提供ADS8363的FPGA dome? Kailyn Chen: 您好,很抱歉,官网提供的ADS8363 的demo是DSP做 为host: www.ti.com/…/ADS8363EVM
PDE位只能控制工作2 x 2 fully-differential和4 x 2 pseudo-differential。 有内部模式让ADS8363里面有两个AD,能一个AD工作在全差分,一个工作在伪差分吗? 我现在有两个信号需要同步采集...
我采用的是MCU的GPIO口软件时序来读写ADS8363的,CONVST和RD信号共用一个引脚(CONVST&RD信号),ModeI模式读数,Half-Clock模式,只采集C...
ADS8363与LPC1300系列的MCU做接口,折腾了3天,还是读不到数据。 采用ADS8363的Mode I 模式,即M0=M1=0;CS=‘0’;CONVST于RD接在一起; 进行操作时,用逻辑分析仪观察到了如...
最近正在使用ADS8363和ARM MCU 做数据采集应用,两通道同步采样,采用频率在60k左右。问题如下: ADS8363的内部SAR ADC时钟是否是由CLOCK引脚上输入的时钟信号提供的?还是CLOCK引脚上输入的时钟信号只作为数字接...