6678 fpga srio
自己的板子,板上有多片6678与fpga,通过交换芯片1848通信,例程是通过论坛keystone_srio修改的 每片6678都能通过loopback,但是只要调试两片dap或者dap与fpga通信,有时能成功,但是经常会出现收发数据超时...
自己的板子,板上有多片6678与fpga,通过交换芯片1848通信,例程是通过论坛keystone_srio修改的 每片6678都能通过loopback,但是只要调试两片dap或者dap与fpga通信,有时能成功,但是经常会出现收发数据超时...
自己的板子,用的是论坛的keystone_srio程序,板子上有三片6678,运行srio初始化程序,有两片没有问题,另外一片初始化srio有时会成功,有时会报错,错误信息是trouble reading register controlr...
在调试K1_STK_V1.1程序中的SRIO例程时,看到在LSU配置前存在这样一个函数InitialBuffer(),该函数中的主要子函数是WritebackCache((void *)uipSrc, uiByteCount);主要是对这个...
各位工程师好,我测试srio通信时遇到如下问题,请帮忙解答一下。 我建立了一个6678的工程,其中0核负责DSP和FPGA间srio通信。该工程在连接仿真器调试时运行正常,但是在将程序固化后发现srio发送的数据FPGA未接收到。最后找到是...
6678中,FPGA通过SRIO传输数据给DSP的L2,DSP的代码段在L2,则在SRIO传输过程中,DSP的代码是在运行还是等待? 我在实际测试中,发现FPGA通过SRIO传输数据给DSP的L2,DSP的程序好像不执行了,等SRIO传输完...
使用device_srio.c程序,调用 csl_srio_open函数的时候报错,显示unsigned symbol remain ,csl_srio.h,csl_srioAux.h头文件 和csl.ae66都已经添加了。想问下怎么回事?...
我的项目需要用SRIO向两个目标板卡发送不同数据,其中一个板卡(A)有实时性要求,另一个没有,由于对SRIO带宽有要求,配置成了4x模式,请问,向两个卡发送数据时能否配置成A卡优先级高。我的实际用法为,B板卡(CPU卡)通过SRIO使用NR...
采用官方提供的样例STK_SRIO,已经分别实现了两个6657开发板之间的SRIO通信,以及两个6678开发板之间的通信。 问题是:当6657和6678通信时,SRIO的链路port一直不OK。配置方面,6657和6678都是1.25G,1...
在实际使用中,需要DSP与FPGA之间通过SRIO通信。DSP与FPGA之间同时有两组数据进行传输。DSP可以设置为2个2x,2个port分别为0和2,而FPGA例化2个2x时,端口号应该都默认是0吧,并且FPGA中的2个srio的地址应该...
HI,您好。 我目前正在C6678上,使用srio的tmessage passing中的ype9以及type11进行数据发送,但目前遇到两个问题,希望您能帮忙解答一下疑问。 问题1:我看ti 官方文档里介绍,srio type11模式下数据...