DSP通过EMIF16与FPGA通信,读写时钟配置问题
6657芯片EMIF16与FPGA通信,图像从FPGA传到DSP,通过EDMA搬运,再传回FPGA。FPGA使用WE和 CE作为读写判断信号。 请问CE和WE要怎么单独配置吗,抓取的信号跟手册的读写信号完全不一样。因为这俩信号的问题导致图像...
6657芯片EMIF16与FPGA通信,图像从FPGA传到DSP,通过EDMA搬运,再传回FPGA。FPGA使用WE和 CE作为读写判断信号。 请问CE和WE要怎么单独配置吗,抓取的信号跟手册的读写信号完全不一样。因为这俩信号的问题导致图像...
本人最近折腾6455的SRIO通信,理论上配置成4X模式后速率应该有1Gbyte/s以上的速度,但是在我的板子上只有750M/s左右的速度(确实配置成了3.125G的速率),LSU每次发送最多4K的字节,那如果要发送更多的话,我就用了个循环...