C6678 SRIO的LOOPBACK测试,DDR3测试,4X模式速率达不到1X的四倍
我在官方给的SRIO例程的基础上C6678 SRIO_SERDES_LOOPBACK测试时,数据从DDR读出,然后写入DDR,测试1X、2X、4X模式速率发现2X模式是1X的两倍速,但是4X模式却没有1X模式的四倍,且差的很多,我降低SRI...
我在官方给的SRIO例程的基础上C6678 SRIO_SERDES_LOOPBACK测试时,数据从DDR读出,然后写入DDR,测试1X、2X、4X模式速率发现2X模式是1X的两倍速,但是4X模式却没有1X模式的四倍,且差的很多,我降低SRI...
TMSC6678+K7 平台:CCS5.5 请教下论坛上的大神们,DSP通过SRIO向FPGA发送数据和Doorbell,用的论坛上提供的K1_STK_v1.1下SRIO的例程,循环向FPGA发送数据,程序运行两小时,FPGA端都可以收到数...
大家好: 现有6678与一片switch(IDT-cps1848)通信的的情况(6678和1848各一块单板,通过高速接插件相连,已充分做到等长等条件)。6678的参考时钟为156.25MHZ,配置为4X模式,无论使用1.25G还是3.12...