C6748加载Nandwrite.out后的出现的烧写程序问题
按照TI的参考设计,我想问一下,当C6748与Nandflash连接后,R/B、RE、CE、ALE、CLE、WE、WP这7个管脚,在上电时各个管脚的电平情况,以及加载nandwrite.out后运行时这7个管脚的情况。我这边的情况是上电后所...
按照TI的参考设计,我想问一下,当C6748与Nandflash连接后,R/B、RE、CE、ALE、CLE、WE、WP这7个管脚,在上电时各个管脚的电平情况,以及加载nandwrite.out后运行时这7个管脚的情况。我这边的情况是上电后所...
自己按照TI的参考电路,设计了C6748的电路,板子与JTAG可以连接,板子设计的时候ALE和CLE均通过4.7K的上拉电阻接3.3V,板子上电后,NANDFLASH的ALEpin始终为高电平,CLEpin始终为低电平。加载nandwrit...
情况是这样的,6455从I2C启动,I2C运行的是二次bootloader代码,二次bootloader代码再通过McBSP(配置SPI主)方式将真正的运行代码拷贝至L2,然后才运行该真正的运行代码。现在有几个问题: 1. I2C启动的代码...
对C6748的浮点计算能力与F28335的浮点运算能力进行了测试对比, 测试方法是:使用一个GPIO管脚作为标志,在计算前置为高电平,计算结束置为低电平。 C6748的测试结果如下,: 数据类型 除法 是否使用优化库(mathl...
stareware 库的usblib.h文件的注释中出现的 //! The standard USB request header as defined in section 9.3 of the USB 2.0//! specificat...
现在准备选用LQ121S1LG44 和 SN75LVDS84 芯片实现C6748的LVDS接口连接LCD屏幕/ 有一些不明白的地方: 1:R/L U/D基于6748应该怎么连接 2:6748是16位数据线LCD_D[0-15],如何连接18...
TI有没有提供TMS320C6748 DSP Development Kit (LCDK)的原理图啊,想参考来设计板子原理图 Shine: 有的,在下面的网站上TMS320C6748 LCD Kit (Schematics, BOM , L...
在安装目录下C:\ti\c6sdk_02_00_00_00\tools\OMAP-L138_FlashAndBootUtils_2_36\OMAP-L138\CCS\NORWriter 提供的是一个NORFLASH的程序,是直接可以使用的吗...
在C:\ti\C6748_StarterWare_1_20_04_01\examples\evmC6748\nand下的例程,是关于NANDFLASH的读写实验,此实验是基于EDMA3的NANDFLASH的读写操作。函数里面,关于EDMA3...
为什么我的图像出来感觉不正常,我的操作如下: noaming: 图形配置没有问题,应该是数据的问题,数据哪里来的 noaming: 可以自己用一段波形数据,来测试一次你的配置,如sin函数产生的数据等