DSP6678内存分配
原先程序分配空间不足,我修改了cmd文件,程序可以编译通过,可以进入Debug,但是,程序不能执行,求指教 debug后程序输出的信息,如下图 我程序中全局变量比较大,编译出错,修改CMD中,将其放入DDR中,程序编译没有错误了,但是deb...
原先程序分配空间不足,我修改了cmd文件,程序可以编译通过,可以进入Debug,但是,程序不能执行,求指教 debug后程序输出的信息,如下图 我程序中全局变量比较大,编译出错,修改CMD中,将其放入DDR中,程序编译没有错误了,但是deb...
原先程序分配空间不足,我修改了cmd文件,程序可以编译通过,可以进入Debug,但是,程序不能执行,求指教 debug后程序输出的信息,用的是CCS5.5 如下图 求指教 Nancy Wang: 请不要重复发帖,请在同一个帖子中讨论,谢谢!...
原先程序分配空间不足,我修改了cmd文件,程序可以编译通过,可以进入Debug,但是,程序不能执行,求指教 debug后程序输出的信息,如下图 我程序中全局变量比较大,编译出错,修改CMD中新建 Microsoft Word 文档.docx...
在C6657自制板上跑DDR的初始化,上电第一次加载DDR初始化正常通过,不掉电再次debug的话DDR初始化就会报错,STATUS=0x64,提示leveling time out。 现在发现在C6657_EVM_DDR_Init(DDR...
尊敬的TI工程师,请问FPGA通过SRIO向6678DSP的DDR中写数,同时DSP还要读写DDR其他地址的数据造成SRIO阻塞,有什么好的解决办法吗? 如果我dsp在srio传输的过程中不做DDR的写入操作就没有问题,但是我是实时系统,肯...
在C6657自制板上,上电第一次运行memory test例程,结果是正确的。但是,在不断电的情况下重新debug 再运行memorytest的例程就报错,提示 leveling has failed, STATUS = 0x4000006...
在公司项目中,采用TI C6678 + 4片DDR3芯片(MT41K256M16HA 125IT)。在初始化DDR3时,按照文档《DDR3 Register Calc v4.xlsx》、《DDR3 PHY Calc v11.xlsx》计算的...
您好! 在学习K1_STK_v1.1中Memory_Test例程时有2个地方存在疑惑,还望赐教。 1.函数KeyStone_PLL_init对DDR3的PLL进行初始化时,PLL_CTL1中PLLRESET的位置定义与C667...
之前问过这个问题了,然后忙了其他的,现在又开始学习开发板了,然后做测试的时候的ddr3还是一直配置失败还是之前那个错误。我的板子是官方的板子Tmdsc6678L REv.3B (官方好像给的是REV.3A的原理图),我看了那个ddr3初始化...
TI工程师您好,我现在在做6678与PC的网口通信,用的是自制板,DDR3时钟为100Mhz,请问我在DDR3初始化程序中应该如何进行修改? user4683768: 回复 Nancy Wang: 你好,请问Output-Divide在哪里...