TI中文支持网
TI专业的中文技术问题搜集分享网站

标签:【多核编程

第11页
C6000™多核

C6678运行论坛例程报错

C6000_Multicore阅读(426)赞(0)

您好! 我在自己的6678板子上运行论坛给的SRIO的例程,由于板子上没有DDR,因此运行到DDR初始化的代码中时,打印信息提示DDR没有初始化成功。为此,删除了DDR初始化的函数KeyStone_SRIO_init,再运行函数时,程序打印...

C6000™多核

多核问题,多核处理时用TSC测时间发现每个核的函数分开测试,时间很短,但测整个并行过程却发现时间多了两倍不止

C6000_Multicore阅读(245)赞(0)

如题,请问有知道的大佬么,这是什么原因导致的,有什么办法可以解决或者避免吗?是否是总线存取时抢占资源导致的?期间我用了两个while循环等待,使每个核保持同步,核间通信使用的是标志位来通信。。。这个问题困扰我好几天了,求回答,求帮助 Tho...

C6000™多核

小白求问一下DSP多核核间通信问题

C6000_Multicore阅读(259)赞(0)

小白想问一下一致性维护的程序怎么写,各位大佬有没有例程,Cache_flush和Cache_inv该怎么调用,,如果还有硬件信号量的例程就更好了,,求这两种通信例程, Shine: 1. cache_wb和cache_inv的函数可以看一下...

C6000™多核

C6678通过SRIO与FPGA通信的例程

C6000_Multicore阅读(334)赞(0)

各位大神们! 急求一段dsp作为从属,通过SRIO接收FPGA数据的例程! 主要是需要配置什么寄存器? 需要配置RX模式吗? 接收端是如何解析数据包的呢?需要通过编程实现吗? 谢谢大家了!! Thomas Yang1: 请问您是想采用哪种传...

C6000™多核

C6678多核操作DDR3内存时一致性如何保证?

C6000_Multicore阅读(238)赞(0)

请教一个与C6678多核操作DDR3时一致性相关的问题。 情景:多核应用,core0将数据通过共享DDR3给core1~7处理,并将结果通过pcie传出,对16MB的数据,在内存中进行如下的复制操作:1、通过PCI-E将数据从外部复制到0x...

C6000™多核

有C66xx运行问题

C6000_Multicore阅读(339)赞(0)

C6657调试运行提示如下问题,是什么问题,怎么解决? ti.sysbios.gates.GateMutex: line 99: assertion failure: A_badContext: bad calling context.Se...

C6000™多核

C6678 task 亲和力

C6000_Multicore阅读(218)赞(0)

您好: core0上创建两个线程,当进入这两个线程的时候,是否可以让它们在core1和core2上运行,因为我看见taskParams.affinity是用来设置亲和性的,所以我想是否可以指定每个线程在哪个核上去运行? 谢谢! Shine:...

C6000™多核

C6678 stack

C6000_Multicore阅读(248)赞(0)

您好:看了很多帖子,都是提示说多核编程stack最好不要共享,一般放到LL2上,我有如下疑问 1. 是把system stack 还是task stack,或者是两者都放到LL2上? 2. 是不是静态创建的task才能指定放在哪个secti...