DS90UB927两线LVDS接口jitter过大
实测DS90UB927的时钟是12.48Mhz,对手件为926,在测试FPDLINK的jitter时发现其指标超过0.35UI,但是眼图和MAP工具测试都是OK的,想问下如何解决该问题? Kailyn Chen: 您好,时钟是采用时钟芯片输...
实测DS90UB927的时钟是12.48Mhz,对手件为926,在测试FPDLINK的jitter时发现其指标超过0.35UI,但是眼图和MAP工具测试都是OK的,想问下如何解决该问题? Kailyn Chen: 您好,时钟是采用时钟芯片输...
你好, 我使用DS90UH949A设计了一个HDMI转FPD Link的串行器,请问在还没有解串器与显示屏的情况下如何进行调试。 谢谢 Kailyn Chen: 您好,没有解串器的话,输入给HDMI源,可以在UH949输出端用示波器观察FP...
1.HD3SS3220 datasheet中的参考设计 USB3.0的 IC的TX差分对接到了HD3SS3220 TX端,IC的RX差分对接HD3SS3220 RX端;而EVM的参考设计IC的TX接HD3SS3220的RX,IC的RX接HD...
你好 我正在使用HD3SS215I设计一款HDMI switch模块,在进行电源部分设计的时候需要考虑HD3SS215I消耗的功率,因此我想得到HD3SS215I在工作在”Application Diagram for a 1:...
FPGA控制DP83867,在SGMII接口的自适应模式下,与电脑通信,100M模式下正常,可以接收到电脑网卡发送的数据,1000M模式下可以link,且link状态正常,但接收不到数据,不知道是不是phy芯片的原因,需要对phy芯片做哪些...
请问DS90UH949A-Q1 2K HDMI 转FPD-Link III 桥接器串行器需要搭配MCU进行控制或是烧录固件吗? user5901447: DS90UH949A-Q1EVM开发板中的MCU在HDMI转FPD-link实际应用的...
各位大神: 我现在用的是FPGA+DS90UB914+(SG1-AR0143RGB-AP0101-FPDLink摄像头模组); 目前的状态如下: 1,连接上模组后,在BISTEN模式下,LOCK,PASS都为高,但正常模式下,LOCK一直在...
1. FPGA与PHY芯片通过SGMII接口进行连接,在FPGA内部采用了一个PCS IP核。在测试过程中,对PHY芯片配置为自环模式,PCS IP核有一个状态输出信号LED_LINK(this signal indicates a suc...
ADS1293EVM上的导联线接口是9针的,我目前没有找到9针的,都是15针的。 我用的3-lead方式,所以需要接四根线。 我试过把别的导联线剪下来4根焊在9针接口上用,另一种方法是用4根带屏蔽线的导线接在九针接口上用,后者效果好一些,但...
ADS1292R的INxP、INxN分别对应RL、RA、LA中的什么呢?为什么我用1292采集心率发生器的输出信号,波形正常但1292显示都是负电压呢?期待各位工程师的回答 user6231825: 回复 Kailyn Chen: 谢谢您的...