lmv112 按照频率增益响应图,其假设输入0.63v/50ohm,其输出最大只有2dB增益,可是我后面要接数字域的lvcmos电平输入的数字芯片。问题是:
1、lmv112输入为clipped sinewave 0.63Vpp/40MHz,其后面输出最大只有1.2v不到对吗?那么rail to rail怎么理解?是Vin=Vdd condition时才有吗?
2、如果后面对接lvcmos电平器件,那么应该加一个什么样的驱动,或者有专门的器件直接从0.63Vpp的clipped sinewave转换成lvcmos时钟?
谢谢 急!急!急!
KW X:
亲;对的,就是如此。负载越重;输出饱和压降越大。高阻抗负载输出就是轨对轨,大电流输出需计入内阻。
mingxing zhang1:
回复 KW X:
如果输入0.63Vpp的消顶正弦波,输出采用交流匹配,此时输出电压是否1.1vpp左右,另外有什么方法可以将这个电压驱动到lvcmos;另外请教下CDClv1102芯片如果输入抖动为1.3pS,125dBc/1kHz,经过该驱动后(DS描述加性抖动82fS左右),其输出抖动和相噪大概会恶化到多少?谢谢