我正在使用CDCM6208V1EVM-CB,
1. 使用板卡上的25MHZ晶振为REF输入时钟源,PLL输出时钟设置正常。输出时钟正常,PLL锁定指示灯长亮。使用其它时钟(我们在实际应用中,基准时钟频率只有15.625KHZ)我们用15.625KHZ的晶振为REF时钟源时,PLL无法锁定(PLL锁定指示灯不亮),请问6208的REF输入时钟的下限是多少?在手册上
未查到详细的说明。
1.在使用15.625KHZ作为参考输入时,我在参数设置界面分别将输出0-7 设置为27M,27M,24.576M,148.35M,148.5M,200M;分规参数自动生成,但PLL显示无法锁定。能否根据上述需求,提供分规的正确参数?另外,6208对输入参考时钟 的占空比是否有要求?
Seasat Liu:
6208的ref输入下限是0.008MHz,上限是200Mhz
参考时钟占空比要求在40%到60%之间
Kailyn Chen:
PLL无法锁存,首先要看参考频率是否在规定频率范围内,其次有些芯片对分频系数设定也有要求。再次要看VCO频率范围。一般时钟芯片都有GUI,可帮助进行设定。