1.所用型号SN74ALVC164245DGGR;
2.DSP控制1路的OE和DIR,无上拉或串联电阻;
3.电源和地控制2路的OE和DIR,无上拉或串联电阻;
手册及scea021中所述需要VCCA缓慢上升,scea021中有一个测试数据是上拉1K电阻。
疑问:
现有用法是否有风险?风险是什么?
注:现有用法使用大概有10年左右了。
Kailyn Chen:
可以的,没问题,OE或DIR都可以直接接GND或VCCA。
rabbit:
回复 Kailyn Chen:
那在手册中所述的Tie OE to VCCA with a pullup resistor so that it ramps with VCCA 是出于什么考虑呢?
谢谢
Amy Luo:
回复 rabbit:
我个人认为1是降低功耗,即降低输入电流;2是防强辐射干扰,如果出现强辐射干扰,管脚导线上的强度干扰超过VCC电平,那么干扰可以被串联电阻吸收或通过电阻泄放至VCC。
Kailyn Chen:
回复 rabbit:
上拉电阻主要还是起到了缓冲,限流的作用。