给电路板加电,仿真器有时能连上有时连不上,必须重复上下电当电流消耗大一点就可以连上,消耗电流小一点就连接不上。
user4533961:
错误代码
user4533961:
回复 user4533961:
家电顺序和复位波形如下
Shine:
回复 user4533961:
复位信号拉长点,复位信号等cvdd, dvdd, clkin稳定后再拉高。
user4533961:
回复 Shine:
复位时间282ms,图1紫色的线就是,看着DVDD和CVDD都已经稳定了啊,今天将jtag的时钟降了点连上的概率又大了点
user5728674:
回复 user4533961:
不是应该1.2V先上电,然后再3.3v吗?
HaiShan Lin:
回复 user4533961:
你好:
请问你的这个连接问题解决了吗?
我们JTAG也是不能连接核,错误报的跟你的一样,我们把TCK,TDI,TDO都测量过,都有输出,TDO还是直接量的仿真器那一端的;
我们复位时间应该是可以的,不仅FPGA程序甚至都用FPGA的VIO直接控制了,就是连接不上。
另外,我们在仿真器和6713之间是连接了两级电平转换,一级是在6713板卡上,一级是在通过线缆外接的一个仿真器调试板卡;
下面的是6713板卡,上面是调试板卡;
请问我们还需要注意什么参数或者需要查找什么信号错误?
灰小子:
回复 HaiShan Lin:
检查和对比各引脚的时序看是否一样,还有就是复位电路的波形,电源的纹波。
主要就是这些。