如下的描述所示。DSP先给FPGA发送数据,很多数据,发送完数据,发送一包标志告诉FPGA,数据发送完成,接着FPGA给DSP发送数据,发完数据给门铃,DSP收到数据后,进入中断,处理完中断跳出中断,DSP又给FPGA发送数据,这个 时候,FPGA没有收到数据,但是DSP已经发送完成 了。后来FPGA把发送数据完后的门铃信息换成一包普通的数据,发过来,DSP收完数据后给FPGA发送数据,FPGA就能够收到。我想请问有人遇到过这个问题吗?
程序基于STK修改的,裸机。CCS V5.3
Denny%20Yang99373:
可以先进行LOOPBACK测试