我设计了一个板子,基本基于6678 evm开发板,现在上电后发现sysclkout输出不正常,为330mhz左右,而核时钟100mhz,而且jtag也连不上,是什么原因呢,求求各位大神了
Shine:
请看一下您的芯片硅版本是多少?如果是1.0的, PLL有个bug.Advisory 8 Multiple PLLs May Not Lock After Power-on Reset Issuehttp://www.ti.com/lit/er/sprz341h/sprz341h.pdf
jinyang wang:
回复 Shine:
是2.0
Shine:
回复 jinyang wang:
检查一下复位信号是否足够长?在所有的时钟和电源稳定后开始算?有没有测过RESETSTAT管脚电平?还有就是电源的上电顺序是否满足datasheet上的要求7.3.1 Power-Supply Sequencing。
jinyang wang:
回复 Shine:
我在上电、产生时钟后延时了5ms进行复位,RERETSTAT管脚是高电平,时序也没有问题
jinyang wang:
回复 Shine:
还有一个问题,我参照6678—evm设计的usb-jtag电路,并且加了一片msp430控制上电时序、时钟和复位,但是在下载430程序以后发现VCC1V8_AUX的电压变成了2.1V,我把TXS0108EPWR去掉发现又变回1.8V了(图里),6674有什么配置会改变VCC1V8_AUX的值吗?file.zip