自己做的一块基于66AK2H12的板子,外围电路已经确认过没有问题。
CCS软件版本位CCS6.2.0。
test connection已经通过,但是在debug调试时仿真器连接失败。显示错误为:
Device functional clock appears to be off. Power-cycle the board. If error persists, confirm configuration and/or try more reliable JTAG settings(e.g. lower TCLK)
调了好久没发现问题出在哪,有没有大神帮忙看一下?
Shine:
在target configuration file里把TCLK频率降低试试。
zhiyuan xue1:
回复 Shine:
你好,请问tclk的配置在target configration file的哪里呢,我找了半天没找到
Shine:
回复 zhiyuan xue1:
参考下面的wik网站
NOTE: If you are using an XDS560 emulator, you must lower the JTAG TCLK frequency from the default setting to 10.368 MHz. You can do this from the 'Advanced' configuration tab and selecting the top level connection and modifying the XDS560 properties:processors.wiki.ti.com/index.php
zhiyuan xue1:
回复 Shine:
非常感谢!
zhiyuan xue1:
回复 Shine:
刚才试过把TCLK降低的措施了,最低降到0.5M,可是还是连接不成功,错误跟前面描述一样。请问问题还有可能出现在什么地方呢?非常感谢您的回答!
Shine:
回复 zhiyuan xue1:
请问是TI的仿真器吗?
zhiyuan xue1:
回复 Shine:
是合众达的SEED-XD560V2
zhiyuan xue1:
回复 Shine:
一直在用这个仿真器调试6678,一直没有问题
Shine:
回复 zhiyuan xue1:
检查一下供电电源,下面的帖子漏焊了一个磁珠引起的。
e2e.ti.com/…/145383