自己设计的板,使用两路buck电源,12 to 3.3 12 to 1.2 ,上电软启动启动时间1.2v滞后3.3v10ms,上电,示波器波形晶振起振,芯片发烫,再上电,发现ic vddosc对地短路。是否跟上电时序有关系,3.3v比1.2v先得电,高0.3v,而且3.3v,1.2v稳定后复位信号才能输出高电平? 是否上电时序不对会导致ic晶振电源短路?
Victor Zheng:
您好
你有没有从示波器中观察过3.3V和1.2V的启动波形。是否有过冲?
Victor
自己设计的板,使用两路buck电源,12 to 3.3 12 to 1.2 ,上电软启动启动时间1.2v滞后3.3v10ms,上电,示波器波形晶振起振,芯片发烫,再上电,发现ic vddosc对地短路。是否跟上电时序有关系,3.3v比1.2v先得电,高0.3v,而且3.3v,1.2v稳定后复位信号才能输出高电平? 是否上电时序不对会导致ic晶振电源短路?
Xin Wang28:
回复 Victor Zheng:
你好,示波器用触发捕捉,没有过冲,输出电压平滑上升到3.3v 和1.2v,只是1.2v输出稳定滞后于3.3v
自己设计的板,使用两路buck电源,12 to 3.3 12 to 1.2 ,上电软启动启动时间1.2v滞后3.3v10ms,上电,示波器波形晶振起振,芯片发烫,再上电,发现ic vddosc对地短路。是否跟上电时序有关系,3.3v比1.2v先得电,高0.3v,而且3.3v,1.2v稳定后复位信号才能输出高电平? 是否上电时序不对会导致ic晶振电源短路?
Xin Wang28:
回复 Xin Wang28:
另外今天发现,pin122与地相接,使用10m外部晶振,是否会引起损坏?
自己设计的板,使用两路buck电源,12 to 3.3 12 to 1.2 ,上电软启动启动时间1.2v滞后3.3v10ms,上电,示波器波形晶振起振,芯片发烫,再上电,发现ic vddosc对地短路。是否跟上电时序有关系,3.3v比1.2v先得电,高0.3v,而且3.3v,1.2v稳定后复位信号才能输出高电平? 是否上电时序不对会导致ic晶振电源短路?
Xin Wang28:
回复 Xin Wang28:
没人回答