我控制DSP通过UPP端口向FPGA发送数据
FPGA接收到的数据如图1
图2
图1为DSP发送有效数据时接收到的信号,但是为什么EN在数据接收前就变为1之后立刻又变回0,start信号不应该是一直为0,等有效数据来到时有一个变为1的尖峰值么,收到的数据在出现start尖峰值后是正确的,前面都不对
图2为DSP空闲时发送的数据,en和start信号及数据都正确,请大神帮忙分析下,可能是哪里出错了,可能是硬件么??谢谢
Tony Tang:
尝试一下将START信号的极性设为低电平有效试试看是否正常。