做了块基于达芬奇的视频采集的电路板,在调试过程中发现电路不稳定,有部分电路板采集到的视频信号是错误的。现在怀疑是TVP5158数据输出等长设置的问题。我查看了《TVP5158 PCB Layout Guidelines》。其中有说:
Digital video output traces, including clocks to the input of DSP and other backend processors, should be line-length matched. This is particularly important when the maximum data rate of 108 MHz is used.
Digital video output traces should be line-length matched. (The maximum data rate of cascade input is 54 MHz.)。
这个意思应该说的是视频信号输出要长度匹配?但是我在文档中没看到长度匹配的具体长度?这个要怎么设置?
另上传TVP5158部分电路图
Robin Edson:
你的pcb拉了很长的线吗?从你给的文档来看,它说视频信号线包括时钟线,需要做等长处理,对于最大数据采样率为108MHZ的时候这一点尤为重要,也就是做四通道复用的时候这点需要保证。另外,做级联的时候也需要注意这个问题,此时最大采样率为54MHZ。
我的理解这个所谓的长度匹配就是等长处理,只要不是拉的特别长,应该多满足要求。
希望我的回答对你有帮助。