按照seed的dvs6467t开发板设计了两块板子,其中有一根BGA下的引脚TCK_RET没有连上,后续通过BGA飞线连接,电源部分采用外部程控电源进行供电,通电连接JTAG时,两块板子都不能正常连接,提示信息摘要如下:
1.SC_ERR_PATH_IR_BROKEN<-234>
2.SC_ERR_PATH_DR_MEASURE<-232>
3.SC_ERR_CTL_NO_TRG_CLOCK<-181>
针对这个问题,所做工作如下:
1.检查电路电源均正常,+3.3,+1.76,+1.3,
2.检查上电时序控制+1.3v(0.000s)->+1.8v(0.005s)->+3.3v(0.01s),符合TMS320DM6467T芯片手册所说的电压要求,即内核先上电,然后是ddr2再上电,最后+3.3v上电,三个电压均在200ms(0.2s)内达到芯片手册要求条件
3.检查复位信号,复位信号通电后刚开始为低,后来变高继而持续
4.检查连线,连接引脚测量阻抗与开发板基本接近。
请问:TI 专家,我这个问题可能原因是什么?着急上火中,谢谢了
Chris Meng:
你好,
1. 是否使用晶体?如果是,是否起振?
2. 能否配置为uart启动,看串口是否有bootme输出?