请教一下tms320f28069的引脚电平在上电复位期间是处于什么状态,是高电平还是低电平?如果是高电平
我外部加一个下拉电阻是否可以拉低,下拉电阻选择多大?
Seven Han:您好:
对于c2000,复位时gpio默认是输入状态,具体设计时请参考以下链接说明:
processors.wiki.ti.com/…/General_Purpose_IO_(GPIO)_FAQ_for_C2000
Q: What is the status of the GPIO after reset?
As with all C2000 devices, the muxed GPIO pins default to GPIO inputs (hi-impedance) at reset. This condition is not explicitly stated in text in the documentation, but is immediately obvious by looking at the default state of the GPxMUXy and GPxDIRy registers in the System Control User's Guide.
Note: For GPIO pins which are MUXed with the JTAG functions (for example, on F2802x devices), the TRSTn pin controls whether the pins default to GPIO or JTAG at reset.
Note: Even though all GPIO are set to be high impedance on reset, several have internal pull-ups which are also enabled at reset. See the Pull-up/Pull-down section below.
请教一下tms320f28069的引脚电平在上电复位期间是处于什么状态,是高电平还是低电平?如果是高电平
我外部加一个下拉电阻是否可以拉低,下拉电阻选择多大?
Qigang Sun:
回复 Seven Han:
默认是高吧,基本不会乱跳
请教一下tms320f28069的引脚电平在上电复位期间是处于什么状态,是高电平还是低电平?如果是高电平
我外部加一个下拉电阻是否可以拉低,下拉电阻选择多大?
Seven Han:
回复 Qigang Sun:
请参考datasheet4.2章节:所有gpio内部都有上拉,但与PWM口复用的GPIO引脚是默认不使能的,即gpio0-11上电为低电平;不复用的其他GPIO为弱上拉。
上电时默认的方向是输入而不是输出的,所以上电后无论否有使能上拉电路,GPIO引脚对应的电平都不会对外部电路有影响的。
请教一下tms320f28069的引脚电平在上电复位期间是处于什么状态,是高电平还是低电平?如果是高电平
我外部加一个下拉电阻是否可以拉低,下拉电阻选择多大?
mangui zhang:没有被程序控制时的状态不太确定了主要靠外部上下拉决定
电阻选择2k及以下
请教一下tms320f28069的引脚电平在上电复位期间是处于什么状态,是高电平还是低电平?如果是高电平
我外部加一个下拉电阻是否可以拉低,下拉电阻选择多大?
user1743633:
回复 Seven Han:
也就是说可以不做任何处理