Part Number:ADC108S102
使用ADC108S102CIMT/NOPB器件,前级采用一个运放(LT6200CS6-10#PBF)做buffer(跟随),运放输出的RC值分别是49.9欧姆和1nF。ADC的VA采用运放做buffer单独供电(3.4V),VD也用LDO单独供电(3.3V)
FPGA对该adc进行采样时,导致运放buffer输出的信号上叠加了毛刺,毛刺的峰值大概100mV左右,毛刺的周期和采样周期相同(400kHz)。请问该毛刺会对最终结果有影响吗?
buffer输入的信号是1KHz的正弦波。整体图和细节图。
Amy Luo:
您好,
这个原理图不能点开放大看,您可以重新上传一个清晰的原理图吗?
shu shi said:前级采用一个运放(LT6200CS6-10#PBF)做buffer(跟随),运放输出的RC值分别是49.9欧姆和1nF。ADC的VA采用运放做buffer单独供电(3.4V),VD也用LDO单独供电(3.3V)
您的意思是ADC的输入信号使用运放做buffer跟随,同时buffer的供电和ADC的VA采用同一个供电电源?
是模拟输入上叠加了毛刺?还是ADC的供电电压VA上叠加了毛刺?因为看您给的第二个波形,好像电源电压上有了干扰
,
shu shi:
您好,adc的输入信号使用运放做buffer跟随,和参考板一样,就是用的运放不一样。
adc的的电源Va,取自 另一个运放搭建的跟随输出(3.4V),这个跟随器的输入就是一个直流电压,跟随器输出3.4V,给Va。 跟随器的自己的电源是5V,取自单独的LDO。
adc的数字电源Vd,取自另一个单独的LDO输出(3.3V)。
现在给adc的buffer前端输入一个1KHz正弦波,buffer输出后也是1KHz(buffer后的信号连接到了adc的ch4),不采样时,buffer输出的1KHz正弦波很光滑。采样时,buffer输出的1KHz正弦波被影响,叠加了毛刺,如细节图,毛刺的周期和采样周期相同。
adc的供电电压没有叠加毛刺,因其供电是跟随输出,很干净。第二个波形是正弦波的细节展开图,不是Va供电波形。
,
shu shi:
补充,上图中的跟随器输出的RC,将C714从100pF调整到1nF,效果一样,没有效果。我看参考板上的RC是56欧姆和680pF。pcb走线周围没什么干扰,板子很大,周围较空,可以排除这些影响。可以认为和参考板的布线差不多。
,
shu shi:
回复如下。请帮忙看看。谢谢。
,
Amy Luo:
adc驱动运放输出阻抗是多少?是否小于100Ω?
采样时间是多少?或者SCLK的频率是多少?