Other Parts Discussed in Thread:LMX2572
使用100M的时钟,100鉴相频率,输出整数点比如1140MHz时信号很好,当输出1140.001MHz时,信号两边会产生很多20k整数倍的杂散信号,最近也是最差的只有23dBc。降低鉴相频率杂散会有所改善,
Kailyn Chen:
您好,LMX2572的datasheet中也介绍了频率为小数时带来的杂散问题,可以看下Figure 23的Figure 23. Wide Band Fractional Spurs
针对由于fraction circuity 引起的杂散,可以供电端除了加去耦电容之外,建议加上磁珠尽量降低杂散。
另外, R37 bit 15 将 MASH_SEED_EN配置为1, 也可以对fractional spur 进行优化.
,
user6413224:
非常感谢你的回复,今天搞定了,小数模块选择上的问题。
,
Kailyn Chen:
非常感谢您的反馈。