你好!我在看关于F28M35H52C1这个DSP的datasheet。有两个疑问。
1、觉得table2-27和头文件有矛盾的地方。如PG0_GPIO40 M3 Alternate Mode15 功能为MII_TXCK,而在CCS的头文件中的定义是: #define GPIO_PCTL_PG0_M 0x0000000F // PG0 mask #define GPIO_PCTL_PG0_U2RX 0x00000001 // U2RX on PG0 #define GPIO_PCTL_PG0_I2C1SCL 0x00000003 // I2C1SCL on PG0 #define GPIO_PCTL_PG0_USB0EPEN 0x00000007 // USB0EPEN on PG0 #define GPIO_PCTL_PG0_EPI0S13 0x00000008 // EPI0S13 on PG0 #define GPIO_PCTL_PG0_MIIRXD2 0x0000000C // MIIRXD2 on PG0 #define GPIO_PCTL_PG0_U4RX 0x0000000D // U4RX on PG0没有MII_TXCK这个功能,我想问下,是table2-27错误,还是头文件有问题。
2、在头文件中有以下的两个定义#define GPIO_PCTL_PE5_MIITXER 0x00C00000 // MIITXER on PE5#define GPIO_PCTL_PG7_MIITXER 0x30000000 // EMAC MIITXER on PG7在table2-27中都是MII_TXER,在table3-1中的解释都是EMAC MII transmit error。但在头文件注释中一个是MIITXER ,一个是EMAC MIITXER,两者有何区别?
希望您能给予帮助。