TI中文支持网
TI专业的中文技术问题搜集分享网站

关于TM4C123AH6PM的VDDC引脚问题

Other Parts Discussed in Thread:TM4C123AH6PM

请教TI的工程师们,我是用的芯片为TM4C123AH6PM,之前的设计我按照该芯片关于VDDC的一种接法,VDDC相连且临近接了一个3.3uf的电容接地,就这样使用了一段时间没出过问题。这次的设计我,我只把两个VDDC相连,未接电容,可以烧程序,但所有外设一旦初始化,就跑不起来,进入仿真器告知进入HARDFAULT,但手册中并未提及这种接法的错误。手册1088页提到

VDDC为主要的逻辑部分(包括处理器内核以及大部分片上外设)供电的
电源正端。该管脚上的电压为 1.2 V,由片上 LDO 提供。按照 表
22-12(1127页)中的规定,VDDC管脚只应相互连接连接外部电
容。

所以我直接相连了。。结果就遇到了故障,小弟愚昧,望求解答。发现了该问题后,我在片子附近尽可能近的地方飞线连了一个电容到pin56脚和附近的pin55(GND),可以正常运行跑灯、串口,但A/D转换又遇到了故障,我测量PIN6脚,我初始化为AIN0,测量该脚上电压乱跳,邻近的未初始化的pin7脚也有电压,我蒙圈了,菜鸟求教各位工程师,万分感谢!

Susan Yang:

关于该系列芯片的硬件设计,我们有一个专门的文档

www.ti.com/…/spma059.pdf

您可以参考一下3.5.2 LDO Filter Capacitor (VDDC) 以及全文搜索VDDC看一下

,

user4671850:

谢谢,感谢回答。

,

Susan Yang:

很高兴能帮到您!后续有其他问题的话,欢迎随时发新帖

赞(0)
未经允许不得转载:TI中文支持网 » 关于TM4C123AH6PM的VDDC引脚问题
分享到: 更多 (0)