TI中文支持网
TI专业的中文技术问题搜集分享网站

有关CC2530堆叠使用的可能性,向高手请脚下。

您好,

查阅ADC简要说明(www.ti.com.cn/…/swrs081b.pdf中的),12位转换时,带款是4KHz,7位转换时,可达30KHz的样子。
以上参数是否可以理解为12bit模式ADC采集4KHz的交流信号,采集的数据是真实电压值的一半(-3dB)?

项目中,我们设想多个CC2530模块(同一类型的PCB版图和元器件安装与布局)叠在一起,以方便统一供电和缩小设备空间。但是,由于这些模块都采用PCB天线,请教下,这些模块精准同步ADC测量后,或同步、或顺序、或竞争与外部中继器或协调器通信,请问这些模块的射频末级部分工作会相互干扰吗或造成末级有源部分的损坏吗?类似这样的情形,若采用4层以上的PCB设计工艺,可以降低干扰的影响吗?

谢谢

Jie

2020/9/4

user1392992:

回复 Albin Zhang:

您好,Albin,

请问规格书(Rev.B)中,是在接收到的信号中心频率功率和接收器本振功率差为20dB时,可接受的PER(Packet Error Rate)为1%的条件下,得到输入饱和值 为 10dBm?

谢谢

Jie

2020/9/4

赞(0)
未经允许不得转载:TI中文支持网 » 有关CC2530堆叠使用的可能性,向高手请脚下。
分享到: 更多 (0)