Other Parts Discussed in Thread:LM25141
选用LM25141同步整流驱动Gan Systems管子,Vin: 15-22V, Vo = 9V ,开关频率500kHz, 由于芯片不存在外部斜坡补偿,按照纹波20%选取电感10uH, 输出电容使用薄膜电容,在不考虑ESR的轻载情况下电压环截止频率6kHz左右。相角裕度87°,实验中电感电流存在无规则扰动,占空比在全负载范围内抖动,且受负载变化影响不大,在20-40ns左右,疑似电流采样和芯片受到干扰,电流采样采用π型滤波,截止频率为15kHz,尝试着在Comp脚用学生电源强制加上电压约束条件,进行单峰值电流环控制,仍存在电感电流的扰动
user6207467:
波形从上到下依次为下管DS电压,电感电流,输出电压采样以及输出电压
,
Johnsin Tao:
Hi
建议你确认一下是否是layout造成的问题。
除了环路外,layout也容易引起不稳定。
,
user6207467:
请问一下,如果以EN脚做输出过流保护,不采用正反馈进行锁死的话,SS脚容无法在保护后完全放电,芯片不断重启,失去软启的过程,这要怎么解决呢
,
user6207467:
请问一下,LM25141软启的过程是占空比慢慢打开的吗
,
Johnsin Tao:
Hi将电路图传上来看一下?一般软启的过程是占空比慢慢打开,输出缓慢上升。建议你查一下过流信号,是否这里收到干扰?
,
user6207467:
好的,谢谢,软启过程理解了
,
Johnsin Tao:
hI好的
,
user6207467:
你好,请问一下,将LM25141的Dith脚接地disable之后,adaptive dead-time methodology会不会影响到CLK信号,导致频率在抖动?另外,我是按照30%脉动设计的电感,datasheet没有给出LM25141的斜坡补偿原理,会不会因为斜坡补偿的原因致使占空比前后沿都在抖动?
,
user6207467:
buxk_60w.rar这是相关电路原理图和PCB
,
Johnsin Tao:
Hi谐波补偿是有可能的。另外就是类似CLK之类的信号也是可以干扰的,注意GND的隔离,数字GND,模拟GND,功率GND.