现在是在Xinlinx V7的fpga和网络PHY芯片88E1111之间连MII接口,fpga的管脚电平是1.8V,88E1111的IO电平是2.5V,需要做电平转换,现在选择SN74LVCH16T245做电平转换。MII接口的数据速率是25MHz。SN74LVCH16T245手册给出了input transition rise or fall rate 和 tpLH tpHL。想问一下能满足实际的使用要求吗。包括驱动器上每对输入输出之间tpLH和tpHL之间的一致性,手册上给了一个很宽的范围,还有就是能否满足速率的要求。
user5042348:
回复 Kailyn Chen:
您好,感谢您回复我的问题。想问您一下,您的估算方法中,为什么data rate要除以2,是默认DDR形式的接口吗,除以二得出的是接口的时钟速率?如果是SDR,是不是就不用除2,最大传输延迟的倒数就是理论上支持的最大接口速率。
Kailyn Chen:
回复 user5042348:
您好,bps指的是bit per second. Hz指的是周期频率, 而一个周期内有两个bit。所以当频率和data rate 转换的时候,DataRate = 2x Frequency Bandwidth
计算出来42Mbps=21MHz。 和DDR形式的接口无关哈。