TI中文支持网
TI专业的中文技术问题搜集分享网站

TPS65217C上电时序问题

我准备使用AM3352ZCZD72处理器做一个开发平台,使用DDR3,电源选的是TPS65217C,

现在发现一个上电时序不一致的问题,需要大家帮忙确认。

在(Powering the AM335x with the TPS65217x)第10页,上电时序如下:(LDO4上电是在DCDC3和DCDC2之前)

在tps65217c数据手册中第20页,上电时序如下:(LDO4上电是在DCDC3和DCDC2之后)

这个时序可以通过寄存器来配置,需要帮忙确认现在出厂的TPS65217C是以哪个时序为准的?用来作为AM335X处理器DDR3的方案是否合适?

谢谢!

Trevor:

出厂的设置以数据手册的FIGURE4 为准。在(Powering the AM335x with the TPS65217x)第10页,这是为给AM335X供电,通过寄存器进一步优化设置。如这个手册10页中所说的:

Figure6andTable6describethe power-upsequenceofthe TPS65217C.Thissequenceis optimized specificallyfor the AM335xprocessor.

Jacky Ke:

一般芯片TPS65217上所描述的是出厂的时序,而应用厂商使用时一般会加以配置。

lin2:

回复 Trevor:

能用在AM335X  DDR3方案吗?

Trevor:

回复 lin2:

AM335X的供电方案如下:

http://www.ti.com.cn/analog/cn/docs/refdesignovw.tsp?familyId=64&contentType=2&genContentId=143702 

对于DDR3的供电,请参考:

http://www.ti.com.cn/cn/lit/ug/slvu551f/slvu551f.pdf 

Trevor:

回复 lin2:

TPS65217C是可以应用在AM335X的供电中,对上电有如下要求:

The DDR3 rail and the 1.8V rail can come up at the same time.  No specific requirement beyond that they both have to come up before the 3.3V rails.

We chose to stagger the DDR3 rail and the 1.8V rail by 1ms just simply so that we would have a known sequence.

The only real requirement is 1.5V/1.8V –> 3.3V –> VDD_CORE, VDD_MPU

erik zhao:

回复 Trevor:

如果是这样的话,若按默认的顺序也就是不满足AM335X的上电顺序了,会对芯片造成什么样的影响?会不会导致没法配置?

yong yan1:

回复 Trevor:

HI,Trevor 

               我最近参考BEAGLEBONE_REV A3A制作一个板子,AM3352和TPS65217B的组合,现在碰到一些问题,板子开始很正常的工作,然后我用万用表试图量

TPS65217B的第九脚PWE_EN的电压(黑表笔接板子的地,红表笔接第九脚,万用表处在直流状态)然后板子就出现了指示灯熄灭,AM3352不工作的情况,用

万用表量TPS65217B的其他输出脚就没了输出电压,PMIC的输入是正常的。是不是我的测量动作导致PMIC处于OFF或者是SLEEP的状态,该状态如何解除?我

换过新的TPS65217B没用,AM3352也没出现短路现象,请帮忙分析解决 谢谢!

AmonWu:

回复 lin2:

你好,nuoman, 

我们也使用3352+65217c方案,但是用USB可以开机,使用AC供电不能正常开机。但是我们量了PGOOD,是1.8V的。

 我们看了spec,加AC,按下PB_IN,然后可以上电,最终BB反馈出PMIC_POWER_EN给TPS,最终开机。         我们理解是否正确?

 另外, 我们测试了开发板开机。发现以下现象:

    加AC,按下PB_IN,没有按预想的正常开机。请指导下。谢谢。

赞(0)
未经允许不得转载:TI中文支持网 » TPS65217C上电时序问题
分享到: 更多 (0)