本人现在在使用LM5175做一个buck-boost电路,12V~42V输入,20V输出,接了十来欧姆的负载,开关频率300k。升压的时候,右边高端管可以常通(驱动波形是一条直线);但降压的时候,左边高端常通管却不能常通(每两个周期驱动信号要往下掉一小段时间,然后再升回去),是因为bootstrap电容不够电了要充电么?这已经影响到SW节点波形以及电感电流形状了。
answer:
可以把您自己设计的电路和webench工具在同样的条件下设计的电路对比一下,看一下差异,有可能是原因之一
user5858298:
回复 answer:
谢谢,想问问高端管是如何做到100%占空比的?而我的buck里常通的高端管不能100%
Ella Zhang:
您好 可以测一下boot两端的电压差 看看是否触发boot 的UVLO
Johnsin Tao:
回复 Ella Zhang:
Hi最好是有波形看看?从你描述看,是否异常发生在输入电压略高于输出电压时,本身应该工作在buck状态,但是实际上有些混乱了?
user5858298:
回复 Ella Zhang:
Cboot两端压降应一直是VCC(约7.5V)吧,只是SW突然往下掉时Cboot的电压也往下掉,应该不会触发UVLO?
user5858298:
回复 Johnsin Tao:
你好,我是28V输入,20V输出,左边两个MOS的驱动是正常的近似互补的PWM,图中黄蓝红波形分别是右边SW、右边高端MOS驱动,右边低端MOS驱动。可以看到:本应该常通的右边高端MOS驱动突然关闭了,然后导致了后面所有的事情,诚心求教此中原因~!
Iven Su:
回复 user5858298:
你好, Cboot上的电压是用来给栅驱动电路供电的,在上管导通的时候会有所下降,建议用差分探头或者普通探头做差测一下电压。
Ella Zhang:
回复 user5858298:
这个图看起来是达到了最大占空比的限制
user5858298:
回复 Ella Zhang:
这是buck时右边两个MOS的驱动,按理来说应该是一个常开、一个常关的,那不得100%占空比嘛~~~
Ella Zhang:
回复 user5858298:
您好 NMOS的导通需要维持boot电容两端的电压
当NMOS导通时,boot电容上的电荷会放电减小,因此会导致开关管关断 无法实现100%占空比