你们好
本人与最近设计的一个2812核心处理板,电源部分用的是TPS75005,设计完成后发现如下一个关于时序的问题,附上电路图。根据TPS75005官方手册,我将SEQ接至高电平,PG由一个20K上拉电阻接至3.3V输出。现在发现,在CT1 CT2 SS1 SS2都用1nF时,由于上拉电阻的存在,PG输出会比1.9V输出快一步如图,这样就不符合官方手册第31张图的时序要求了,请问这样是不是会有影响??另外参考手册后,将CT1 CT2改使用10nF电容后,时序是符合官方文档要求,只是上电的时间会比较慢,时序如图。请问我该采用什么方案,或者如何选型达到官方要求呢?谢谢。
daw y:
这是信号输出,不会影响你的电路正常工作。
xuqi du:
回复 daw y:
PG输出连的是2812的复位脚,在两个电源都没有完全上好的情况下直接给复位脚置1真的没事吗?
Johnsin Tao:
回复 xuqi du:
Hi复位是低电平复位就没有问题。