TI中文支持网
TI专业的中文技术问题搜集分享网站

关于ADS8556模拟输入通道干扰信号的问题

用ADS8556做6通道交流50HZ信号数据采集,并行16BIT模式,FPGA EP3C25控制,200K采样率,电源采用300K工作频率的开关频率的模块电源供电+-15V,4*VREF,数字地模拟地分开铺设,四层板,前端信号VRMS 20mv~2v,不启动AD采样时,模拟信号正常,FPGA一旦开始采样,模拟输入端口出现如附件中所示的干扰信号,周期2S左右低频,我的信号源是3路交流电流信号,通过穿心式电磁电流互感器变换后经IV转换后放大,互感器输出电流10uA ,放大后10mv,再经程控增益放大和滤波后送入AD。原先怀疑供电电源干扰,改为线性电源供电后问题依旧存在。调试初期曾经误送入超出4*VREF的交流信号,但VP低于供电电压+-15V,查看手册应该不会损坏芯片。请大家帮忙分析下干扰源从哪里串入,谢谢!

user151383853:

数字信号串扰 的可能性很大

FPGA 一旦开始采样, 才有的干扰, 那么干扰源很可能来自于这个 FPGA, 或者 FPGA 工作对电源或附属电路造成的影响引起的

Eiffel Zhang:

回复 user151383853:

FPGA内核1.2V,PLL 2.5V,VDDIO 3.3V,但是读取正弦波峰值时的数据都是正常的,说明数字地平面并未受到干扰,示波器观察数据引脚,也未出现这个低频干扰信号,偏偏出现在模拟输入端口上,百思不得其解

Kailyn Chen:

回复 Eiffel Zhang:

Eiffel Zhang

FPGA内核1.2V,PLL 2.5V,VDDIO 3.3V,但是读取正弦波峰值时的数据都是正常的,说明数字地平面并未受到干扰,示波器观察数据引脚,也未出现这个低频干扰信号,偏偏出现在模拟输入端口上,百思不得其解

Eiffel Zhang:

回复 Kailyn Chen:

不好意思刚刚看到,按照datasheet里的page34推荐layout做的,数字地模拟地分开铺设并在底层单点接地

赞(0)
未经允许不得转载:TI中文支持网 » 关于ADS8556模拟输入通道干扰信号的问题
分享到: 更多 (0)