1 请问AFE5801的输出是如何进行差分到单端的处理进FPGA的?我用的FPGA型号是CycloneIII 跟设置pinplanner为LVDS_E_3R或者LVDS有关吗?
2 再就是芯片AFE5801的模拟输入问题,输入的N端通过电容接地,P端的输入范围是多少呢?是正负0.5V吗?最大2Vpp是不是正负1V?
3 串并转换操作需要用到bit clock吗? 我的想法是利用fclk确定数据转换的起始,后面直接给120Mhz的频率控制串并转换(因为是12位的二进制补码,所以12*10Mhz了),请问这样设置合理吗?
user151383853:
输入范围是数据手册上给出的数据
串并转换, 应该得等串行数据传输完成才能转换输出. 需要注意
siqi wang1:
回复 user151383853:
手册上写的analog input range to AVSS 范围是 Vcm-0.5至Vcm+0.5 后面给出Vcm=1.6V 但是外部输入范围应该是正负0.5V吧 我看有的人说是1.1-2.1V
第一个的硬件设计已经完成,已设置100欧姆电阻,但是片子差分输出进FPGA是直接就可以进去吗?通过什么变单端呢?
第3个问题我的思路正确吗?还请大神详细解答,谢谢!