问题1:它集成的fir,这个升采样说的8倍,那么在输入48k的时候就是48×8=384k,输入192时就是192×8= 1536khz。 是这样的吗?,不管输入大小,统一按8倍过采样? 如果真实这样的话,我要考虑在外面自己做过采样了。
问题2: 它的i2s接口,datasheet上说系统时钟sck要供给fir和da转换部分工作,所以在设计时钟方案时,只要保证sck的抖动就可以了? bclk只要能正确采到值就不用管抖动? 如果真实这样的话,时钟方案需要改。
user5317362:
问题1:它集成的fir,这个升采样说的8倍,那么在输入48k的时候就是48×8=384k,输入192时就是192×8= 1536khz。 是这样的吗?,不管输入大小,统一按8倍过采样? 如果真实这样的话,我要考虑在外面自己做过采样了。
问题2: 它的i2s接口,datasheet上说系统时钟sck要供给fir和da转换部分工作,所以在设计时钟方案时,只要保证sck的抖动就可以了? bclk只要能正确采到值就不用管抖动? 如果真实这样的话,时钟方案需要改。
Mickey Zhang:
datasheet上是指“8× Oversampling Digital Filte”,请问您所说的Fir指什么?
user5317362:
回复 Mickey Zhang:
就是指的这个啊,这个8倍过采样滤波器,以前是bb的df1704芯片,选择集成在dac里边了。
user5317362:
回复 Mickey Zhang:
还有那个i2s时钟的问题,比较重要,不知道dac里边是不是怎么处理的,以前1704没有sclk(或者叫mclk)的输入,所以抖动完全取决于bclk,现在1794可以输入sclk了,是否bclk在保证数据采样正确的前提下,只要sclk抖动做好就可以了?