采样率5G, 位宽12bit ,模式JMODE0,斜坡测试模式下FPGA输出数据是对的,切换为正常模式后只有四路数据是对的,其他都不对。(模拟端输入数据是1M,-3dBm)。我认为此情况下输出每一路应该都是正弦波,但是实际不对。有遇到相同问题的吗?
ADF satea:
寄存器都是按照demo里设置的,而且避免有错,均回读比对过。JESD_EN等特殊配置顺序也都考虑到了。
ADF satea:
回复 ADF satea:
ADF satea:
回复 ADF satea:
采样率降为3G, 12bit ,JMODE0也是一样的效果,求解答。谢谢
Amy Luo:
您好,
正常模式时,数据格式是否按照datasheet 第66页表20所示JMODE0模式进行输出?
ADF satea:
回复 Amy Luo:
数据格式是按照 KCU105 ADC12DJxx00 JESD Reference Design User Guide.pdf 代码写的,核实过了,跟官方KCU105工程一样,应该是没有问题的。
ADF satea:
回复 Amy Luo:
我现在没有接入模拟信号,数字端有几路数据就会有噪声,该噪声是由下图红框内数据引起的,我不知道是什么原因导致 这种结果,测试模式可以知道204b链路肯定是没有问题的。
ADF satea:
回复 ADF satea:
已解决,谢谢
Amy Luo:
回复 ADF satea:
很高兴您的问题已解决,可以分享出您的解决方法吗