最近想基于6678的TI开发板做一个DEMO平台,因为开发板是把SRIO引出了的,所以现在准备把SRIO和FPGA连接在一起,由于成本的关系,考虑外挂SRIO的SERDES,然后再连接FPGA. 所以现在需要大家推荐一下有哪些serdes芯片可以完成这个工作。
Yuan Zhu:
回复 Kailyn Chen:
谢谢你能回复我的问题, 我观察到很多serdes 都具有比较宽的并行接口,也就是说大大降低了FPGA这端的IO速度,至于IO类型我就觉得LVDS和LVCMOS LVTTL都可以,现在关键是想找到这样一款芯片,初步考虑速度在3.125G
Mark:
回复 Kailyn Chen:
你好,想问一下,你有没有srio与fpga通信的例程啊,谢谢了!有的话能发我一个吗 317988234@qq.com