使用DS90UR905/906芯片对,906端接的的TFT屏幕,当不接屏幕的时候,PCLK ,VS,HS,DE等都正常,PASS和Lock为高,当接上屏幕之后,PCLK变成不连续的了,一段一段的,并且PASS和LOCK都是不连续的,一段高一段低。在自测模式下,pass,LOCK都是高的,因此物理链路肯定没有问题。之前使用这两款芯片已经做个两个方案,这次使用出现了如上的问题。望FAE给予解答,谢谢!
KW X:
亲,直觉是PCB噪音干扰了。不知道地线是否干净,建议用示波器测一下。
Jeff Wang1:
Hi Junxing,
从描述来看, pclk 抖动比较极限, 下面是我感觉可以试的方法:
1)905 pclk前加去抖芯片.
2)905,906 bypass 电容靠近芯片, 0.1+0.01uf
3)GPU优化pclk
junxing liu:
回复 Jeff Wang1:
之前另一块906的板子,可以正常的显示出905串行后的视频信息。现在905端还使用的原来的电路板没有变,重新做了块906的板子,但是芯片的外围电路都没有改变,使用了不同的屏幕,不插屏幕,时钟很稳定,输入到905的是7.5M的时钟,从906输出的也是7.5M,VS,HS,DE等都正常,但是只要插上屏幕,时钟马上就是一段一段的,LOCK也是不能锁定时钟,一会高一会低,测量了了下输入的电源和地,都是比较纯净的。
在英文论坛看到一个帖子,但没有解决。http://e2e.ti.com/support/interface/high_speed_interface/f/138/t/243294.aspx
junxing liu:
回复 KW X:
问题解决了,是阻抗问题,加大阻抗之后干扰和反射基本没有了
WEN JAMES:
回复 junxing liu:
但是只要插上屏幕,时钟马上就是一段一段的 ———- 一段是时钟,那么另一段是高电平还是低电平?
LOCK也是不能锁定时钟,一会高一会低》》》》》》这个“一会高、一会低”在时间上 与 时钟的“一段一段” 是不是对应的?
junxing liu:
回复 WEN JAMES:
对,现在问题已经解决了