TI中文支持网
TI专业的中文技术问题搜集分享网站

LMK00338的应用咨询

大家好,

在我的项目中,将应用LMK00338给PCIE 2.0/3.0器件提供时钟。输入输出的时钟均采用AC耦合的方式,连接方式见附件的图纸。有3个问题想请教TI的专家:

1、帮忙确认一下输出电路是否同时满足PCIE 2.0和PCIE 3.0?当连接PCIE 3.0器件时,应该是HCSL与HCSL之间的AC耦合,VCCA=VCCB=350mV,接收端不需另外提供DC偏置电压;当连接PCIE 2.0器件时,应该是HCSL与CML之间的AC耦合,VCCA=350mV,VCCB=3.3V,因为CML的接收端一般内部带有50欧的上拉电阻,所以也不需在外边另加DC偏置电压。

2、在时钟的输入端有两种电路选择,CLKIN0和CLKIN1,我想确认哪种是正确的,原因是什么?因为在LMK00338的数据手册中,我只看到了输入支持LVPECL、LVDS、CML、SSTL、HSTL、HCSL,并未看到输入端本身的电平模式,所以CLKIN0是我按照HCSL输入来做的设计。如果按照CLKIN1的电路设计,是否可以同时支持上述六种时钟电平的输入?如果是的话,我会选择CLKIN1的电路,因为我还未能确定时钟源到底选哪种电平。

3、VCCOA、VCCOB、VCCOC均支持3.3V和2.5V,对于我目前的应用REFOUT(LVCOM)时钟输出不会用到,因此选择3.3V和2.5V,除了功耗之外,其他应该没什么影响吧?

谢谢

Jason Shen:

这个涉及到非常复杂的芯片配置问题,建议到我们的E2E上去问,那里有产品线的同事会给出更加专业的回答。 https://e2e.ti.com/ 

henry gore:

回复 Robin Feng:

谢谢答复。弄明白了

赞(0)
未经允许不得转载:TI中文支持网 » LMK00338的应用咨询
分享到: 更多 (0)