TI中文支持网
TI专业的中文技术问题搜集分享网站

HD3SS6126 PCB布线阻抗问题

      我看demo的PCB上面阻抗差分对有过孔,针对差分线过孔对阻抗影响大吗?还有过孔应该如何设计?

Kailyn Chen:

差分走线有过孔,应该是差分信号在不同的信号层中,一般是建议在同一信号层,因为不同层的阻抗可能会有差别,这样就有可能引入共模噪声。

另外,由于过孔,也就很可能导致差分对的走线很难做到等长,需要绕线等。 

如果PCB布局没问题的话,差分对还是不建议增加过孔。

user4234824:

回复 Kailyn Chen:

主要是这个芯片的布局导致必须最少有一组差分线需要通过过孔走到另外一层

Kailyn Chen:

回复 user4234824:

yijun chu

主要是这个芯片的布局导致必须最少有一组差分线需要通过过孔走到另外一层

user4234824:

回复 Kailyn Chen:

板子设计是否对过孔大小有要求啊?如果有应该如何设计?谢谢

Kailyn Chen:

回复 user4234824:

过孔一般经验值吧。一般为1.27mm/0.7mm(50mil/28mil);

当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm(40mil/24mil)。

赞(0)
未经允许不得转载:TI中文支持网 » HD3SS6126 PCB布线阻抗问题
分享到: 更多 (0)