TI中文支持网
TI专业的中文技术问题搜集分享网站

TXS02612 电平转换问题

  目前需要做一个SD接口的电平转换,测试中遇到问题:电路图如下所示,测试时R83连接,SEL端设置为低电平,CLK输入27M时钟,但芯片19脚无任何输出,请问是何原因?

Kailyn Chen:

您好,CLK 无输出,data 有输出吗?
VCCA和VCCB都是3.3V的话,那么就只使用switch功能了,您需要几V到几V的电平转换?
另外,上电建议VCCA先上电,再给VCCB上电。

Marvellous Liu:

选择(SEL)输入用于在B0端口和B1端口之间进行选择。
当SEL = Low时,选择B0端口;
当SEL =高电平时,选择B1端口。

SEL用VCCA电源域。
对于未选择的B端口,时钟输出保持低电平,而数据和命令I / O通过70kΩ电阻(±30%容差)被拉高至各自的VCCB。

时钟无输出,建议测试数据,如果都没输出,简易测试SEL引脚电平;以及确认你的封装设计是否正确。

user3855724:

回复 Kailyn Chen:

感谢回复,data也没有输出。VCCB端我需要接1.8V,目前接3.3V临时测试。因为都接的3.3V,应该是同时上电的吧。另外,VCCB1我没有使用,需要接电源吗?目前我的问题和上电顺序关系大吗?

user3855724:

回复 Marvellous Liu:

感谢回复,封装肯定是没错的,使用官方的封装。另外,对于B端口,由于并未使用,电源并未连接,这样会有隐患吗?

Marvellous Liu:

回复 user3855724:

Apply VCCB0 and VCCB1 only after the VCCA power supply is applied.先给VCCA上电 等一会再给VCCB和SEL引脚上电看看有影响没;

从原理框图来看,B端口未使用,电源不连接不会有影响

user3855724:

回复 Marvellous Liu:

我测试了下发现CLKB0一直是低电平,而其它输出均是高电平,SEL=0v,这种现象能说明什么问题呢?

Marvellous Liu:

回复 user3855724:

对于未选择的B端口,时钟输出保持低电平,而数据和命令I / O通过70kΩ电阻(±30%容差)被拉高至各自的VCCB

这是之前回复的,你再确认下SEL引脚电平对不对,尽量用示波器看看,万用表测试是有效值。

Kailyn Chen:

回复 user3855724:

您好,B1端口未使用,那么VCCB1 可不接。
不论是data,还是clk,都没有输出是吗?
选择B0 port,SEL=L,直接接地就好。
怀疑是不是焊接的问题,或者给B1 上电,再确认下B1 port是否有输出?
另外,把不用的通道,别直接悬空,可直接上拉或下拉。

user3855724:

回复 Marvellous Liu:

使用万用表和示波器查看都是0V,但CLK始终为0V,很奇怪。

user3855724:

回复 Kailyn Chen:

data输出均是高电平,clk输出为0。给B1上电,所有输出都是高电平clk输出为0。

赞(0)
未经允许不得转载:TI中文支持网 » TXS02612 电平转换问题
分享到: 更多 (0)