McASP0有AHCLKX0和AHCLKR0
McASP1只有AHCLKX1
并没有AHCLKR1
McASP1的AHCLKR1跟AHCLKX1的时钟信号共用了么 发送和接收只能同步么?
可是ACLKX1、ACLKR1和AFSX1、AFXR1就都分开了,应该也是想设计为发送和接收异步的吧,但是AHCLK不分开(MCLK)的话也没有办法异步吧
还是说McASP1有什么特殊的配置方式之类?
想实现使用McASP0与数字音频接口芯片连接(IIS接收和发送)然后使用McASP1与ADC和DAC连接
如果McASP1可以配置成发送接收使用同一组时钟(比如AHCLKX1、ACLKX1、AFSX1),然后进行同步接收发送(如图所示),这样也可以实现我的目的,就是ADC和DAC同步运行就是了,可以这样配置么?
Tony Tang:
Zhou Tong可是ACLKX1、ACLKR1和AFSX1、AFXR1就都分开了,应该也是想设计为发送和接收异步的吧,但是AHCLK不分开(MCLK)的话也没有办法异步吧
还可以选择是输出还是输入啊。你上图考虑的只是做主(输出这种情况)。
Zhou Tong如果McASP1可以配置成发送接收使用同一组时钟(比如AHCLKX1、ACLKX1、AFSX1),然后进行同步接收发送(如图所示),这样也可以实现我的目的,就是ADC和DAC同步运行就是了,可以这样配置么?
你说的这种接法也是可以的。但是这时CLKR,CLKX的极性就是同一个了。不知道能不能同时满足DAC,ADC的时序要求。
user3706432:
回复 Tony Tang:
当然最好是实现接收和发送异步啦 但是对于LQFP封装176脚的那个TMS320C6745
“McASP0有AHCLKX0和AHCLKR0
McASP1只有AHCLKX1
并没有AHCLKR1”
这种情况下 有办法实现么
user3706432:
回复 Tony Tang:
额 已经被用掉了 好吧 那就用同步吧 谢谢啦