TI中文支持网
TI专业的中文技术问题搜集分享网站

TI C6678 EDMA3 进行跳变读写DDR3时带宽下降厉害的原因

使用TI C6678的EDMA3 TCC0在6678评估板上在MSM SRAM与DDR3之间进行顺序数据读写传输的带宽可以达到10GB/s,而跳变读写传输带宽只有几百兆B/s(比如写一个16KB的数据到DDR3时,按照写一个8Bytes,跳过56Bytes在写下一个8Bytes,跳过56Bytes。。。方式写DDR3的写带宽只有400MB /s),请问进行类似这样的跳变方式读写传输时带宽下降的原因是什么?

Andy Yin1:

您好,

为了高效利用EDMA 数据总线带宽,尽量保证Acnt为数据宽度的整数倍,如对于TCC0数据总线是256bit,TCC1及TCC2数据带宽128bit。否则的话性能下降是正常的。

赞(0)
未经允许不得转载:TI中文支持网 » TI C6678 EDMA3 进行跳变读写DDR3时带宽下降厉害的原因
分享到: 更多 (0)