TI专家,你们好,我现在在调试6678,由于设计错误,现在JTAG不能工作。我根据datasheet上点顺序进行上电并且复位。
CVDD,CVDD1,1.8V,1.5V,0.75V每个电源的延时为5ms
RESET,POR,RESETFULL也是顺序延时5ms
我测了复位状态引脚Resetstate,已经变为高电平,clkout输出为16.66Mhz
这是不是说明我的DSP上电和复位都正常了?
我想用EMAC引导模式,网口进行程序加载和测试,DSP网口0我接了88E6122交换机,网口1接了88E1111,我想用网口1加载程序,我需要如何设置GPIO引脚呢?我试着用开发板上的设置,收不到bootp包。
我能用这种方式进行调试吗?
Andy Yin1:
clkout为16.66MHz是不正常的,板卡在上电后会根据boot pin的设置选择相应输入时钟配置PLL,此时输出的clkout不应该为16.667MHz。
leeen:
回复 Andy Yin1:
谢谢回复,想问一下,在没有JTAG的情况我,我通过什么方式证明我的硬件设计没有错误啊?
我上面的上电顺序和复位顺序是完全按照6678开发板上顺序做的,是上电和复位的错误吗?
Andy Yin1:
回复 leeen:
在上电后测一下输入时钟、输入供电电压等是否正常,还需测试相关输出状态管脚是否正常。
leeen:
回复 Andy Yin1:
测试过了,输入电压都是正常的。
我通过chipscope抓到的各个引脚上的信号如图所示,同时用示波器抓了sysclkout的波形,帮看一下有问题吗?波形中各个信号的延时为5ms,resetstate信号也变为高电平了。