2片6678之间通过SRIO通信,当主片在core0-从片core0之间发送1MB数据测试时间与预期一样,但是当主片在core4到从片core0之间发送1MB数据测试时间却很长。请教一下什么配置问题?
Thomas Yang1:
你是指的core4 L2到core0的L2吗 理论上 2种情况的读写速度是一致的
请问你具体的读写数据包类型是什么
TI 有个官方的throughput application note 你可以参考下
xin zheng:
回复 Thomas Yang1:
都是从DDR3到DDR3,每个DSP挂一个DDR。数据采用NWRITE方式进行的写入。throughput application note 又具体地址吗?谢谢
Thomas Yang1:
回复 xin zheng:
你可以在如下地址找到这个手册
http://www.ti.com/lit/an/sprabk5a/sprabk5a.pdf
xin zheng:
回复 Thomas Yang1:
1、我看了,出了第一次传输非常慢,其他都跟指标差不多。想问一下如果如果从core04发送需要什么其他的SRIO初始化配置吗?
2、我运行KeyStone_SRIO历程,在digital_loopback模式下,inputRefClock_MHz=312.5MHz,linkspeed=3.125Gbps,通过寄存器地址查看MPY=10,RATE=2.通过手册如下图没有匹配的。在这样的情况下是如何选择的不是很清楚。