c6678通过EMIF接口与FPGA做EDMA通讯,软件测得速度是50MB/S,从FPGA端看接口时序速度为16MB/S,请问这是怎么回事,另外源地址为EMIF,目的地址为L2和源地址为L2,目的地址为EMIF时,从FPGA中看到得时序为什么是相同的,都是CE1与WE为负脉冲,OE为常高。
Wu Feng:
请问你的测试过程测试数据正确吗?
EMDA3是如何配置的?是直接配置源地址、目的地址及字节数么?
ying jiang:
回复 Wu Feng:
从Chipscope里看数据线地址线,WE/OE/CE1波形都是正常的,WE的波形是2个负脉冲离的比较近,两个与两个之间比较远,EDMA是直接配置的地址从L2到0x7400 1000