TI中文支持网
TI专业的中文技术问题搜集分享网站

AIF与FPGA连接问题

现在需要AIF与FPGA进行连接,

1.  AIF AT 的启动
     驱动中可以配置为“SWR” (用在loopback),“external pin”,“PHY compare”,
     请问后二个设置为哪个?若用“external pin  ”,需要给DSP的“ PHYSYNC ”,“RADSYNC” 
     引脚什么样的信号? 直接高电平,还是10ms周期脉冲? 二个引脚一起给吗?

2.  给“PHYSYNC” 和 “RADSYNC‘ 时候,与10ms帧的frame number有关系吗?

2.  进行数据传输时,AIF 采用subframe 中断,每个中断中push一个subframe的Tx Descriptor,      为什么每个中断中“ EgressCount ” 那个寄存器的计数只在 每隔10个subframe才改变?
      正常情况下不是应该每个subframe push descriptor后就应该增加发送个数的吗?

3.   FPGA这部分的时钟,使用DSP给的122.88m时钟就可以了吗?

Brighton Feng:

问题1和2应该可以在文档中找到答案。

除了user guide外,还有如下文档和附件中的培训材料,希望对你有帮助。

www.ti.com.cn/cn/lit/an/zhca590/zhca590.pdf

3. DSP和FPGA时钟应该同源。DSP没法给FPGA时钟。

赞(0)
未经允许不得转载:TI中文支持网 » AIF与FPGA连接问题
分享到: 更多 (0)