TI中文支持网
TI专业的中文技术问题搜集分享网站

多片C6678设计配置信号线共享

大家好,

打算做一个6U板子,放6片C6678。有些问题不太确定,来请教一下。

1. 为了节省FPGA用于配置C6678的引脚,比如FPGA控C6678的BootMode Pin(就是GPIO)、各种RESET/CORESEL信号等等,如果用FPGA的一个信号,PCB上直接分到6片C6678是否可行?比如FPGA一个引脚拉出来,分叉给6片C6678的GPIO0。这样的话,需不需要buffer?

2. 如1做法,会使得FPGA控制6片C6678同时Boot,这样还需要其他的考量吗?

3.因为C6678只有一个HyperLink通道,HyperLink能否分拆成2个X2 Lane,使得这一个C6678跟其他两个C6678互联?HyperLink还需要一些FLOW CONTROL等信号,是不是就没法这么做?

谢谢!

Allen35065:

GPIO配置需要2mA左右的输入对抗内部上下拉,但电流也不能太大,建议还是用buffer保险一点;

不能拆分Hyperlink,C6678的Hyperlink只能1对1。

Feng Jin:

回复 Allen35065:

针对GPIO这个问题,能否推荐一款buffer芯片?

还有就是,如果FPGA同时控制6片C6678同时Boot的话,是否对CVDD/CVDD1的电流瞬时响应要求更高?需要进行一些其他考虑吗?

谢谢!!

赞(0)
未经允许不得转载:TI中文支持网 » 多片C6678设计配置信号线共享
分享到: 更多 (0)